A.單向?qū)щ娦?br/>B.頻率特性
C.非線性
D.結(jié)電容隨反偏電壓大小可變的特性
您可能感興趣的試卷
你可能感興趣的試題
A.UD=0.2V
B.UD=0.5V
C.UD=0.7V
D.IS=0A
A.2.6kΩ
B.1.3kΩ
C.2.6Ω
D.條件不足,無法計算
A.一個理想開關(guān)
B.一個恒壓源
C.一個動態(tài)電阻
D.一條斜線
A.死區(qū)電壓為0.1V,正向?qū)妷簽?.3V
B.死區(qū)電壓為0.3V,正向?qū)妷簽?.5V
C.死區(qū)電壓為0.5V,正向?qū)妷簽?.7V
D.死區(qū)電壓為0.7V,正向?qū)妷簽?.9V
最新試題
?CS放大器中引入源極電阻RS,其作用有()。?
在下圖中如果輸入輸出均有電容耦合,則將RG的阻值由10MΩ替換為1MΩ時,柵極直流電壓將會(),漏極直流電流將會(),輸入電阻將會()。
?verilog語法中,間隔符號主要包括()。
?6位7段數(shù)碼管動態(tài)顯示模塊如圖,要求人眼看到所有數(shù)碼管同時顯示各自對應(yīng)的數(shù)字,控制數(shù)碼管位選信號的動態(tài)掃描時鐘信號頻率約為多少?()
?MOSFET源極漏極間的長度L越大,溝道長度調(diào)制效應(yīng)越明顯。???
?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。
現(xiàn)在定義了一個1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達式表示為{co,sub}=a+b+ci,其中a,b為兩個加數(shù),ci為來自低位的進位,sum為和,co為向高位的進位,如果以此1位加法器構(gòu)建四位加法器,同時定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進行邏輯實現(xiàn)中的表達式正確的是()。
CG放大器因其輸入電阻過小,因此沒什么用處。
?若某放大器的輸入信號為電壓信號,輸出信號為電流信號,則以下描述正確的有()。?
?verilogHDL的基本結(jié)構(gòu)中通常需要進行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開始和結(jié)束方式是()。