如圖所示的分壓式工作點(diǎn)穩(wěn)定電路中,晶體管的β=50,rbb’=200Ω,VBEQ=0.7V,RB1=25kΩ,RB2=5kΩ,RC=5kΩ,RE1=RL=1.7kΩ,RE2=300Ω,VCC=12V。計(jì)算:
(1)電路的靜態(tài)工作點(diǎn);
(2)Au、Ri和RO;
(3)將旁路電容CE去掉,則Au、Ri和RO如何變化?
您可能感興趣的試卷
你可能感興趣的試題
最新試題
?verilogHDL的基本結(jié)構(gòu)中通常需要進(jìn)行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開始和結(jié)束方式是()。
?某次電路實(shí)驗(yàn)中,一同學(xué)按如下電路圖連接電路,完成實(shí)驗(yàn)。其中D0,D1端為輸入端,S0與S1為輸出端。在實(shí)驗(yàn)過程中,該同學(xué)觀測到輸出端S0,S1端輸出電平分別為邏輯高電平,邏輯低電平。請(qǐng)問此刻電路輸入端D0,D1電平可能分別為()。
?MOSFET源極漏極間的長度L越大,溝道長度調(diào)制效應(yīng)越明顯。???
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。
在對(duì)數(shù)字鐘計(jì)時(shí)、校時(shí)模塊進(jìn)行仿真時(shí),設(shè)秒信號(hào)的周期為10ns,若要觀察24時(shí)制計(jì)數(shù)是否正確,那么在復(fù)位信號(hào)無效,計(jì)時(shí)使能信號(hào)有效的情況下,仿真需運(yùn)行多長時(shí)間?()
當(dāng)VGS=0時(shí),能夠?qū)ǖ腗OS管為()
CG放大器因其輸入電阻過小,因此沒什么用處。
MOSFET做放大器,要想正常工作只需用電路提供合理的偏置使其工作在飽和區(qū)即可。???
?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。
在下圖中如果輸入輸出均有電容耦合,則將RG的阻值由10MΩ替換為1MΩ時(shí),柵極直流電壓將會(huì)(),漏極直流電流將會(huì)(),輸入電阻將會(huì)()。