乙類(lèi)互補(bǔ)功率放大器如圖所示,設(shè)VCC=|VEE|=9V,RL=8Ω,晶體管飽和壓降VCE(sat)=1V,輸入交流信號(hào)足夠大,使集電極電流、電壓動(dòng)態(tài)范圍充分利用,試計(jì)算Pom、ηm和PT。
您可能感興趣的試卷
你可能感興趣的試題
電路如圖所示。
(1) 應(yīng)將石英晶體接在哪兩點(diǎn)它才有可能產(chǎn)生正弦波振蕩?
(2) 接好石英晶體后,試畫(huà)出交流通路,并分析其振蕩原理。
LC正弦波振蕩器如圖所示。試分別算出回路電容和頻率的變化范圍。
最新試題
?數(shù)字頻率計(jì)采用4個(gè)數(shù)字的BCD碼計(jì)數(shù)器,若采樣時(shí)間0.01s,那么它能夠測(cè)量的最大頻率是多少?()
用作電壓放大器時(shí),CS放大器不合適的參數(shù)為()。?
?電路如圖所示,如果電容C2開(kāi)路,則MOSFET的漏極直流電壓將會(huì)(),漏極交流電壓將會(huì)(),增益將會(huì)()。
現(xiàn)在定義了一個(gè)1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個(gè)加數(shù),ci為來(lái)自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時(shí)定義頂層模塊中的端口信號(hào)和中間變量的定義:下面通過(guò)層次調(diào)用的方式進(jìn)行邏輯實(shí)現(xiàn)中的表達(dá)式正確的是()。
一塊通用面包板,公共條是三?四?三分段連通型,那么這塊板上最多有()個(gè)插孔在內(nèi)部是連通在一起的。
?verilogHDL的基本結(jié)構(gòu)中通常需要進(jìn)行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開(kāi)始和結(jié)束方式是()。
?TTL或非門(mén)組成的邏輯電路如圖所示,當(dāng)輸入為以下哪種狀態(tài)時(shí)會(huì)出現(xiàn)冒險(xiǎn)現(xiàn)象?()
?verilog語(yǔ)法中,間隔符號(hào)主要包括()。
以下哪個(gè)MOS放大器組態(tài)結(jié)構(gòu)最適合用在電壓信號(hào)處理系統(tǒng)的最后一級(jí)??()
?某次電路實(shí)驗(yàn)中,一同學(xué)按如下電路圖連接電路,完成實(shí)驗(yàn)。其中D0,D1端為輸入端,S0與S1為輸出端。在實(shí)驗(yàn)過(guò)程中,該同學(xué)觀測(cè)到輸出端S0,S1端輸出電平分別為邏輯高電平,邏輯低電平。請(qǐng)問(wèn)此刻電路輸入端D0,D1電平可能分別為()。