電路及晶體管的特性所示。
(1)作負(fù)載線,找出靜態(tài)工作點Q和放大器的動態(tài)范圍。若要獲得盡可能大的動態(tài)范圍,RB應(yīng)取多大的數(shù)值?
(2)電路其他參數(shù)不變,RC由2kΩ變?yōu)?.1kΩ,Q點移至何處?
(3)電路其他參數(shù)不變,RB由16kΩ變?yōu)?2kΩ,Q點移至何處?
(4)電路其他參數(shù)不變,VCC由9V減至6V,Q點移至何處?
您可能感興趣的試卷
最新試題
現(xiàn)在定義了一個1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個加數(shù),ci為來自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進(jìn)行邏輯實現(xiàn)中的表達(dá)式正確的是()。
?電路如圖所示,如果電容C2開路,則MOSFET的漏極直流電壓將會(),漏極交流電壓將會(),增益將會()。
CG放大器因其輸入電阻過小,因此沒什么用處。
?CD放大器的性能特征有()。?
?TTL或非門組成的邏輯電路如圖所示,當(dāng)輸入為以下哪種狀態(tài)時會出現(xiàn)冒險現(xiàn)象?()
?若某放大器的輸入信號為電壓信號,輸出信號為電流信號,則以下描述正確的有()。?
I=0.5mA,Vt=1.5V,k′n(W/L)=1mA/V2,VA足夠大。輸入輸出信號均通過電容耦合進(jìn)行傳輸(注意圖中未畫出電容),要實現(xiàn)增益為15倍的放大電路,則RD=()kΩ。?
?verilogHDL中已經(jīng)預(yù)先定義了的門級原型的符號有()。
?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。