如下圖所示的電路中,已知電源電壓VCC=20V,Rd=10K,RS=10K,RL=10K,RG1=200K,RG2=51K,RG=1M,gm=1.2mA/V,IDSS=0.9mA,VP=-4V,電容C1,C2,C3均足夠大。
試求:
(1)寫出計算靜態(tài)工作點值的方程式;
(2)畫出微變等效電路;
(3)計算電壓放大倍數(shù);
(4)計算輸入電阻Ri及輸出電阻Ro。
您可能感興趣的試卷
最新試題
?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。
?CS、CG和CD三種組態(tài)中,最適合做電壓放大器的還是CS放大器。
CG放大器具有較()的輸入電阻和較()的輸出電阻。?
?在使用verilog描述一個二選一的數(shù)據(jù)選擇器時,使用一條語句來進(jìn)行描述assign out1=(sel &b)∣(~sel &a),這條語句對應(yīng)的是()。
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。
?數(shù)字頻率計設(shè)計中的測頻計數(shù)模塊共有多少個狀態(tài)?()
?TTL或非門組成的邏輯電路如圖所示,當(dāng)輸入為以下哪種狀態(tài)時會出現(xiàn)冒險現(xiàn)象?()
一塊通用面包板,公共條是三?四?三分段連通型,那么這塊板上最多有()個插孔在內(nèi)部是連通在一起的。
現(xiàn)在定義了一個1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個加數(shù),ci為來自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進(jìn)行邏輯實現(xiàn)中的表達(dá)式正確的是()。
?verilogHDL中已經(jīng)預(yù)先定義了的門級原型的符號有()。