多項(xiàng)選擇題PLD的主要優(yōu)點(diǎn)有()。

A.便于仿真測(cè)試
B.集成密度高
C.可硬件加密
D.可改寫


你可能感興趣的試題

1.多項(xiàng)選擇題PLD的基本結(jié)構(gòu)組成有()。

A.與陣列
B.或陣列
C.輸入緩沖電路
D.輸出電路

2.多項(xiàng)選擇題PROM和PAL的結(jié)構(gòu)是()。

A.PROM的與陣列固定,不可編程
B.PROM與陣列、或陣列均不可編程
C.PAL與陣列、或陣列均可編程
D.PAL的與陣列可編程

3.多項(xiàng)選擇題普通型GAL器件采用()結(jié)構(gòu)。

A.與陣列可編程
B.或陣列固定
C.與陣列固定
D.或陣列可編程

4.多項(xiàng)選擇題PAL是上實(shí)際70年代末推出的一種可編程邏輯器件,它由()三部分組成。

A.可編程的與邏輯陣列
B.固定的或邏輯陣列
C.可編程的或邏輯陣列
D.輸出電路

5.多項(xiàng)選擇題PLD中陣列交叉點(diǎn)上有()三種連接方式。

A.交叉連接
B.接通連接
C.硬線連接
D.斷開連接

最新試題

電可擦除的PROM器件是()

題型:?jiǎn)雾?xiàng)選擇題

若停電數(shù)分鐘后恢復(fù)供電,()中的信息能夠保持不變。

題型:?jiǎn)雾?xiàng)選擇題

()在計(jì)算機(jī)系統(tǒng)中得到了廣泛的應(yīng)用,其中一個(gè)重要用途是構(gòu)成數(shù)據(jù)總線。

題型:?jiǎn)雾?xiàng)選擇題

兩個(gè)與非門構(gòu)成的基本RS觸發(fā)器,當(dāng)Q=1、Q=0時(shí),兩個(gè)輸入信號(hào)R=1和S=1。觸發(fā)器的輸出Q會(huì)()。

題型:?jiǎn)雾?xiàng)選擇題

如果把D觸發(fā)器的輸出Q反饋連接到輸入D,則輸出Q的脈沖波形的頻率為CP脈沖頻率f的()。

題型:?jiǎn)雾?xiàng)選擇題

雙積分型數(shù)字電壓表是否需要取樣-保持電路?請(qǐng)說明理由。

題型:?jiǎn)柎痤}

如要將一個(gè)最大幅度為5.1V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求輸入每變化20mV,輸出信號(hào)的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。

題型:?jiǎn)雾?xiàng)選擇題

與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點(diǎn)是消除了()對(duì)轉(zhuǎn)換精度的影響。

題型:?jiǎn)雾?xiàng)選擇題

27系列EPROM存儲(chǔ)的數(shù)據(jù)是()可擦除的。

題型:?jiǎn)雾?xiàng)選擇題

簡(jiǎn)述用譯碼器或多路選擇器實(shí)現(xiàn)組合邏輯電路的不同之處。

題型:?jiǎn)柎痤}