A.基本RS觸發(fā)器
B.D觸發(fā)器
C.JK觸發(fā)器
D.T觸發(fā)器
您可能感興趣的試卷
你可能感興趣的試題
A.主從RS觸發(fā)器
B.同步D觸發(fā)器
C.邊沿JK觸發(fā)器
D.維持-阻塞觸發(fā)器
A.主從結(jié)構(gòu)
B.邊沿結(jié)構(gòu)
C.同步結(jié)構(gòu)
D.維持-阻塞結(jié)構(gòu)
A.保持(記憶)
B.置0
C.置1
D.翻轉(zhuǎn)(計數(shù))
A.保持記憶
B.狀態(tài)不定
C.送0
D.送1
A.時鐘脈沖
B.時鐘信號
C.CP
D.輸入信號
最新試題
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點是消除了()對轉(zhuǎn)換精度的影響。
10-4線優(yōu)先編碼器允許同時輸入()路編碼信號。
判斷如下VHDL的操作是否正確,如不正確,請改正。字符a和b的數(shù)據(jù)類型是BIT,c是INTEGER,執(zhí)行c<=a+b。
若停電數(shù)分鐘后恢復(fù)供電,()中的信息能夠保持不變。
簡述用譯碼器或多路選擇器實現(xiàn)組合邏輯電路的不同之處。
什么是觸發(fā)器的不定狀態(tài),如何避免不定狀態(tài)的出現(xiàn)?
7系列EPROM存儲的數(shù)據(jù)是()可擦除的。
采用浮柵技術(shù)的EPROM中存儲的數(shù)據(jù)是()可擦除的。
如要將一個最大幅度為5.1V的模擬信號轉(zhuǎn)換為數(shù)字信號,要求輸入每變化20mV,輸出信號的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
()在計算機系統(tǒng)中得到了廣泛的應(yīng)用,其中一個重要用途是構(gòu)成數(shù)據(jù)總線。