A.程序控制輸入輸出方式
B.中斷輸入輸出方式
C.直接存儲(chǔ)器訪問方式
D.上述3種方式
您可能感興趣的試卷
你可能感興趣的試題
A.增加cache中的塊數(shù)
B.增大組的大小
C.增大主存容量
D.增大塊的大小
A.同一條指令的讀操作與寫操作之間的寫后讀沖突。
B.先流入的指令的寫操作與后流入的指令的讀操作之間的寫后讀沖突
C.后流入的指令的寫操作與先流入的指令的讀操作之間的讀后寫沖突
D.兩條指令的寫操作之間的寫后寫沖突
A.目錄表小
B.塊沖突概率低
C.命中率高
D.主存利用率高
A.擴(kuò)大存儲(chǔ)系統(tǒng)的容量
B.提高存儲(chǔ)系統(tǒng)的速度
C.擴(kuò)大存儲(chǔ)系統(tǒng)的容量和提高存儲(chǔ)系統(tǒng)的速度
D.便于程序的訪存操作
A.主存地址
B.邏輯地址
C.物理地址
D.有效地址
最新試題
寫出主存地址和Cache地址的格式,并標(biāo)出各字段的長度。
設(shè)16個(gè)處理器編號(hào)分別為0,1,…,15,要用單級(jí)互連網(wǎng)絡(luò),當(dāng)互連函數(shù)分別為:(1)Cube3(Cube1)(5)Butterfly(Butterfly)(8)σ-1(9)β(1)(13)ρ(2)時(shí),第13號(hào)處理器分別與哪一個(gè)處理器相連?
在有16個(gè)處理器的均勻洗牌網(wǎng)絡(luò)中,若要使第0號(hào)處理器與第15號(hào)處理器相連,需要經(jīng)過多少次均勻洗牌和交換置換。
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個(gè)階段,并采用兩級(jí)流水線。為了采用指令取消技術(shù),請修改上面的程序。
若采用LRU替換算法,計(jì)算Cache的塊命中率。
若Cache的4個(gè)塊號(hào)為C0、C1、C2和C3,列出程序執(zhí)行過程中的Cache塊地址流。
若采用FIFO替換算法,計(jì)算Cache的塊命中率。
畫出流水線任務(wù)調(diào)度的狀態(tài)有向圖。
在編號(hào)分別為0,1,2,……,9的16個(gè)處理器之間,要求按下列配對(duì)通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網(wǎng)絡(luò)類型、控制方式,并畫出該互連網(wǎng)絡(luò)的拓?fù)浣Y(jié)構(gòu)和各級(jí)的交換開關(guān)狀態(tài)圖。
指出訪存操作數(shù)地址尋址的最大相對(duì)位移量為多少個(gè)字節(jié)?