A.擴大存儲系統(tǒng)的容量
B.提高存儲系統(tǒng)的速度
C.擴大存儲系統(tǒng)的容量和提高存儲系統(tǒng)的速度
D.便于程序的訪存操作
您可能感興趣的試卷
你可能感興趣的試題
A.主存地址
B.邏輯地址
C.物理地址
D.有效地址
A.定長編碼
B.哈夫曼編碼
C.擴展編碼
D.需要根據(jù)編碼使用的頻度計算平均碼長后確定
A.縮短指令字長
B.減少程序總位數(shù)
C.增加指令字表示的信息
D.A和B和C
A.訪存速度快
B.節(jié)約主存單元
C.指令字的規(guī)整化
D.指令的優(yōu)化
A.CPU中的通用寄存器
B.主存儲器
C.I/O接口中的寄存器
D.堆棧
最新試題
如果把一條指令的執(zhí)行過程分解為“取指令”、“分析”(包括譯碼和取操作數(shù)等)和“執(zhí)行”(包括運算和寫回結果等)三個階段,并采用三級流水線。仍然要采用指令取消技術,請修改上面的程序。
有一個16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
當存儲系統(tǒng)的訪問效率為0.5時,計算命中率和等效訪問周期。
在編號分別為0,1,2,……,9的16個處理器之間,要求按下列配對通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網(wǎng)絡類型、控制方式,并畫出該互連網(wǎng)絡的拓撲結構和各級的交換開關狀態(tài)圖。
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個階段,并采用兩級流水線。為了采用指令取消技術,請修改上面的程序。
寫出流水線的初始沖突向量。
如果N=100,采用指令取消技術后,在程序執(zhí)行過程中,能夠節(jié)省多少個指令周期?
若在程序執(zhí)行過程中,每從主存裝入一塊到Cache,平均要對這個塊訪問16次,計算在這種情況下的Cache命中率。
指出訪存操作數(shù)地址尋址的最大相對位移量為多少個字節(jié)?
按最優(yōu)調度策略連續(xù)輸入8個任務時,流水線的實際吞吐率是多少?