問答題

考慮以下兩種總線:
總線1是64位數(shù)據(jù)和地址復(fù)用的總線。能在一個時鐘周期中傳輸一個64位的數(shù)據(jù)或地址。任何一個讀寫操作總是先用一個時鐘周期傳送地址,然后有2個時鐘周期的延遲,從第四時鐘周期開始,存儲器系統(tǒng)以每個時鐘2個字的速度傳送,最多傳送8個字。
總線2是分離的32位地址和32位數(shù)據(jù)的總線。讀操作包括:一個時鐘周期傳送地址,2個時鐘周期延遲,從第四周期開始,存儲器系統(tǒng)以每時鐘1個字的速度傳輸最多8個字。對于寫操作,在第一個時鐘周期內(nèi)第一個數(shù)據(jù)字與地址一起傳輸,經(jīng)過2個時鐘周期的延遲后,以每個時鐘1個字的速度最多傳輸7個余下的數(shù)據(jù)字。假定進(jìn)行60%的讀操作和40%的寫操作。
在以下兩種情況下,求這兩種總線和存儲器能提供的帶寬。

只進(jìn)行單數(shù)據(jù)字的傳輸。

您可能感興趣的試卷

你可能感興趣的試題

最新試題

從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。

題型:問答題

主存儲器通常由以下哪些部分組成?()

題型:多項(xiàng)選擇題

軟件堆棧在工作中()移動。

題型:單項(xiàng)選擇題

在現(xiàn)代計算機(jī)系統(tǒng)的多級層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。

題型:單項(xiàng)選擇題

從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。

題型:單項(xiàng)選擇題

從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對于同一個數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動的數(shù)據(jù)稱為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱之為()。

題型:問答題

在計算機(jī)存儲層次結(jié)構(gòu)中,以下哪種存儲器技術(shù)能同時具備高速訪問、低功耗和大容量?()

題型:單項(xiàng)選擇題

將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。

題型:單項(xiàng)選擇題

已知定點(diǎn)小數(shù)的真值X=-0.1001,寫出[X]反,正確結(jié)果為()。

題型:單項(xiàng)選擇題

計算機(jī)采用總線結(jié)構(gòu)的好處是()。

題型:多項(xiàng)選擇題