單項(xiàng)選擇題()是位交叉奇偶校驗(yàn)磁盤(pán)陣列。

A.RAID4
B.RAID3
C.RAID2
D.RAID0


您可能感興趣的試卷

你可能感興趣的試題

1.多項(xiàng)選擇題降低Cache不命中率的方法包括()。

A.偽相聯(lián)
B.虛擬Cache
C.提高相聯(lián)度
D.編譯器預(yù)取

2.多項(xiàng)選擇題在存儲(chǔ)層次中,平均訪存時(shí)間與()有關(guān)。

A.命中率
B.命中時(shí)間
C.不命中開(kāi)銷
D.每位價(jià)格

3.單項(xiàng)選擇題替換算法的先進(jìn)先出法是選擇()作為被替換的塊。

A.近期最少被訪問(wèn)的塊
B.隨機(jī)地選擇的塊
C.最早調(diào)入的塊
D.剛剛被訪問(wèn)的塊

5.單項(xiàng)選擇題CPU訪問(wèn)存儲(chǔ)系統(tǒng)時(shí),在最靠近CPU的存儲(chǔ)器中找到所需信息的概率稱為()。

A.不命中率
B.命中開(kāi)銷
C.命中率
D.不命中開(kāi)銷

最新試題

假設(shè)Cache大小為8塊、主存大小為16塊,都從0開(kāi)始編號(hào)。若采用直接映象,則塊號(hào)為10的主存塊可以放入到塊號(hào)為()的Cache塊。

題型:?jiǎn)雾?xiàng)選擇題

用戶程序是通過(guò)()來(lái)調(diào)用通道的。

題型:?jiǎn)雾?xiàng)選擇題

計(jì)算機(jī)系統(tǒng)為改善CPU與處理器之間的速度匹配問(wèn)題,在CPU和主存儲(chǔ)器之間加入一個(gè)高速、小容量的緩沖存儲(chǔ)器Cache,構(gòu)成Cache-主存儲(chǔ)器的存儲(chǔ)系統(tǒng)。

題型:判斷題

CPU訪問(wèn)存儲(chǔ)系統(tǒng)時(shí),在最靠近CPU的存儲(chǔ)器中找到所需信息的概率稱為()。

題型:?jiǎn)雾?xiàng)選擇題

在串行I/O無(wú)法滿足性能需求的情況,通過(guò)多個(gè)I/O通道并行訪問(wèn)多個(gè)磁盤(pán)的方法就成了很自然的想法,即并行I/O技術(shù)。

題型:判斷題

盡管訪問(wèn)指令存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器在流水線中占據(jù)多個(gè)流水周期,但是這些訪問(wèn)存儲(chǔ)器的操作是全流水的,所以R4000流水線可以在每個(gè)時(shí)鐘周期啟動(dòng)一條新的指令。

題型:判斷題

在基于硬件的前瞻執(zhí)行中,指令流出時(shí),下列描述中()是正確的。

題型:多項(xiàng)選擇題

計(jì)算機(jī)上程序執(zhí)行的時(shí)間越少速度就越快,性能就越好。

題型:判斷題

降低Cache不命中率的方法包括()。

題型:多項(xiàng)選擇題

根據(jù)任務(wù)流入和流出的順序是否相同,流水線可分為()。

題型:多項(xiàng)選擇題