A.寄存器尋址方式
B.基址尋址方式
C.寄存器間接尋址方式
您可能感興趣的試卷
你可能感興趣的試題
A.AND AX,0FFFFH
B.MOV AX,0FFFFH
C.OR AX,0FFFFH
D.ADD AX,0FFFFH
A.適用于中、低速I/O設(shè)備操作
B.傳輸數(shù)據(jù)量小、偶發(fā)的
C.硬件電路比較復(fù)雜,通常用中斷控制器進(jìn)行管理
D.比查詢傳送方式實(shí)時(shí)性強(qiáng)
A.奇地址:數(shù)據(jù)輸入端口、控制端口
B.奇地址:狀態(tài)端口、控制端口
C.偶地址:狀態(tài)端口、控制端口
D.偶地址:數(shù)據(jù)輸入端口、控制端口
A.全雙工
B.通信方式
C.數(shù)據(jù)格式
D.輸入寄存器滿
A.通信單工半雙工
B.全雙工
C.輸入寄存器滿
D.輸出寄存器空
最新試題
CPU執(zhí)行存儲(chǔ)器讀寫指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫存儲(chǔ)器的準(zhǔn)確性。
()主要用于將二進(jìn)制數(shù)的某些位求反。
定義字節(jié)變量的偽指令是(),匯編后,該變量以字節(jié)為單位分配存儲(chǔ)單元。
菊花鏈優(yōu)先級(jí)排隊(duì)電路是一種優(yōu)先級(jí)管理的簡(jiǎn)單硬件方案。
8086CPU段基址來(lái)源于CS、DS、SS、ES、IP。
現(xiàn)代PC機(jī)中多采用可編程中斷控制器(如8259A)來(lái)處理中斷優(yōu)先級(jí)問(wèn)題。
指令MOV [DI],[SI]是錯(cuò)誤的,其錯(cuò)誤的原因是存儲(chǔ)器到存儲(chǔ)器傳送。
下列各項(xiàng)可作為中斷源的是()。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過(guò)硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號(hào)來(lái)實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
已知BX的內(nèi)容為無(wú)符號(hào)數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。