A.組合合邏輯控制器的時序系統(tǒng)比較簡單
B.微程序控制器的時序系統(tǒng)比較簡單
C.兩者的時序系統(tǒng)復(fù)雜程度相同
D.可能是組合邏輯控制器時序系統(tǒng)簡單,也可能微程序控制器時序系統(tǒng)簡單
您可能感興趣的試卷
你可能感興趣的試題
A.CPU控制
B.微程序控制
C.系統(tǒng)總線控制
D.CPU內(nèi)部總線控制
A.要求發(fā)送數(shù)據(jù)的設(shè)備
B.要求接收數(shù)據(jù)的設(shè)備
C.CPU
D.申請控制總線,并掌握總線控制權(quán)的設(shè)備
A.時序
B.系統(tǒng)組成角度
C.數(shù)據(jù)傳送格式
D.信息傳送
A.階碼部分與尾數(shù)部分分別進(jìn)行加減運算
B.階碼與尾數(shù)作為一個整體相加減
C.階碼對齊后,尾數(shù)相加減
D.尾數(shù)單獨加減,取二數(shù)中最大階碼值作為結(jié)果的階碼值
A.在原碼一位乘中只有求和操作而無相減操作
B.在補碼一位乘中只有求和操作而無相減操作
C.在原碼一位乘中,即有求和操作,也有相減操作
D.不管是原碼一位乘或補碼一位乘,都既有求和操作也有相減操作
最新試題
從給定的選項中選擇你認(rèn)為正確的一項。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對于同一個數(shù)值,它的()與補碼數(shù)的數(shù)值位相同,符號位相反。(2)浮點數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點的位置可以在數(shù)據(jù)位移動的數(shù)據(jù)稱為()。(4)浮點數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實用中把浮點數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項處理稱之為()。
軟件堆棧在工作中()移動。
使用硬件堆棧時,其中()移動。
存儲器堆棧需要設(shè)置一個專門的硬件寄存器,稱為(),而寄存器堆棧則沒有。
計算機采用總線結(jié)構(gòu)的好處是()。
若I/O類指令采用獨立編址,對系統(tǒng)帶來的影響主要是()。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
從給定的選項中選擇認(rèn)為正確的一項。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計算機網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。
計算機中機器訪問的最小單位被稱為()。
從給定的選項中選擇你認(rèn)為正確的一項。A.半加器B.全加器C.原碼D.補碼E.數(shù)據(jù)校驗F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點數(shù)的加減法可以由帶符號位的原碼、反碼和補碼直接參與運算,其中()加減法運算的實現(xiàn)規(guī)則最簡單,電路實現(xiàn)也最方便。(3)執(zhí)行補碼加減法運算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運算后,若兩個符號位不同,即出現(xiàn)01和10,表示運算結(jié)果()。(5)在數(shù)值運算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個進(jìn)位輸出的()操作來判斷。