A.AX
B.BX
C.IP
D.BP
您可能感興趣的試卷
你可能感興趣的試題
A.MOV.SI,100
B.MOV.CX,DATA[SI]
C.MOV.[SI],AX
D.ADD.AX,[BX][DI]
A、INTR和NMI
B、INI和NMI
C、INTR和INTA
D、INTE和IRET
A.8,2
B.2,8
C.11,8
D.12,8
最新試題
要使AL寄存器中數(shù)據(jù)的高4位不變,低4位取反,可使用XOR AL,0FH指令實(shí)現(xiàn)。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過(guò)硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號(hào)來(lái)實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
()主要用于將二進(jìn)制數(shù)的某些位求反。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
菊花鏈優(yōu)先級(jí)排隊(duì)電路是一種優(yōu)先級(jí)管理的簡(jiǎn)單硬件方案。
對(duì)于嵌入式或用戶自己做的應(yīng)用系統(tǒng),可根據(jù)實(shí)際需要來(lái)設(shè)計(jì)存儲(chǔ)器的容量。
輸入還是輸出所用到的地址總是對(duì)端口而言的,也是對(duì)接口部件而言的。
CPU執(zhí)行存儲(chǔ)器讀寫指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫存儲(chǔ)器的準(zhǔn)確性。
下列各項(xiàng)可作為中斷源的是()。
8086指令系統(tǒng)算術(shù)運(yùn)算指令一共有()條。