A.IRR
B.ISR
C.IMR
D.DAC
您可能感興趣的試卷
你可能感興趣的試題
A.RAM
B.ROM
C.CPU
D.RAM和ROM
A.8,512
B.512,8
C.18,8
D.19,8
A.DRAM
B.SRAM
C.閃速存儲(chǔ)器
D.EPROM
A.除法錯(cuò),溢出中斷,軟中斷
B.NMI
C.INTR
D.單步中斷
A.I/O端口從邏輯上講是被CPU訪問(wèn)的寄存器
B.從連接形式上講,I/O端口總是與總線連接
C.一般對(duì)I/O端口的訪問(wèn)只能通過(guò)專用的指令
D.I/O端口可以看作是CPU與外設(shè)交換數(shù)據(jù)的中轉(zhuǎn)站
最新試題
指令MOV [DI],[SI]是錯(cuò)誤的,其錯(cuò)誤的原因是存儲(chǔ)器到存儲(chǔ)器傳送。
8086CPU段基址來(lái)源于CS、DS、SS、ES、IP。
CMP功能和SUB一樣,都是做減法,結(jié)果送目標(biāo)操作數(shù)。
對(duì)于嵌入式或用戶自己做的應(yīng)用系統(tǒng),可根據(jù)實(shí)際需要來(lái)設(shè)計(jì)存儲(chǔ)器的容量。
執(zhí)行PUSH/POP指令時(shí),段基址由()提供。
對(duì)內(nèi)存和I/O端口統(tǒng)一編址時(shí),系統(tǒng)中只有一個(gè)統(tǒng)一的地址空間。
主要用于將二進(jìn)制數(shù)的某些位清零的位操作指令是()。
全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡(jiǎn)單。
輸入還是輸出所用到的地址總是對(duì)端口而言的,也是對(duì)接口部件而言的。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過(guò)硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號(hào)來(lái)實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。