A.09800H
B.26000H
C.20000H
D.98000H
您可能感興趣的試卷
你可能感興趣的試題
A.當前正在執(zhí)行的指令
B.下一條要執(zhí)行的指令
C.下一條要執(zhí)行的指令的偏移地址
D.指令中的操作數(shù)
A.可執(zhí)行代碼的長度
B.當前正在執(zhí)行的指令的段地址和偏移地址
C.下一條待執(zhí)行的指令的段地址和偏移地址
D.代碼段的首地址
A.1000×1000b
B.1024×1024b
C.1000×1000B
D.1024×1024B
A.CPU、ALU
B.ALU、BIU
C.EU、BIU
D.CPU、BIU
A.二進制數(shù)
B.十六進制數(shù)
C.二進制編碼的十進制數(shù)
D.以上都不對
最新試題
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號。
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
8086CPU內(nèi)部標志寄存器FLAG共有6個有效的標志位。
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時,BHE#=1,A0=0。()
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
SPI總線的4個信號是()、()、()和/CS或/SS。
SPI總線有四工作模式,取決于()和()這兩位的組合。
指令LEA BX,TABLE等價于指令MOV BX,OFFSET TABLE。()
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()