您可能感興趣的試卷
你可能感興趣的試題
A.流水CPU是以空間并行性為原理構(gòu)造的處理器
B.流水CPU一定是RISC機(jī)器
C.流水CPU一定是多媒體CPU
D.流水CPU是一種非常經(jīng)濟(jì)而實(shí)用的時(shí)間并行技術(shù)
A.高速芯片
B.兩套相互獨(dú)立的讀寫電路
C.流水技術(shù)
D.新型器件
最新試題
將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。
計(jì)算機(jī)中機(jī)器訪問的最小單位被稱為()。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
若I/O類指令采用獨(dú)立編址,對系統(tǒng)帶來的影響主要是()。
軟件堆棧在工作中()移動(dòng)。
刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。
由硬件實(shí)現(xiàn)的功能改由軟件模擬來實(shí)現(xiàn)的做法被稱為()
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲(chǔ)矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲(chǔ)器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無論是動(dòng)態(tài)存儲(chǔ)器還是靜態(tài)存儲(chǔ)器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲(chǔ)系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲(chǔ)器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級結(jié)構(gòu)存儲(chǔ)器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。