A.保存當(dāng)前進(jìn)程的上下文
B.恢復(fù)新進(jìn)程的上下文
C.將控制權(quán)傳遞到新進(jìn)程
D.以上三個(gè)都是
您可能感興趣的試卷
你可能感興趣的試題
A.高速緩存存儲(chǔ)器
B.總線
C.寄存器
D.I/O設(shè)備
A.優(yōu)化程序性能
B.理解鏈接時(shí)出現(xiàn)的錯(cuò)誤
C.避免安全漏洞
D.避免出現(xiàn)算法錯(cuò)誤
A.預(yù)處理器->匯編器->編譯器->鏈接器
B.預(yù)處理器->編譯器->匯編器->鏈接器
C.編譯器->預(yù)處理器->鏈接器->匯編器
D.預(yù)處理器->編譯器->鏈接器->匯編器
A.256 22 8 2
B.256 24 5 3
C.32 22 5 3
D.32 24 8 2
A.不同存儲(chǔ)器技術(shù)的訪問時(shí)間差異很大,速度較快的技術(shù)每字節(jié)的成本要比速度較慢的技術(shù)高,而且容量較小
B.不同存儲(chǔ)器技術(shù)的訪問時(shí)間差異很小,CPU和主存之間的速度差距在增大
C.速度較快的存儲(chǔ)器技術(shù)毎字節(jié)的成本要比速度較慢的技術(shù)高,而且容量更大,CPU和主存之間的速度差距在減小
D.不同存儲(chǔ)器技術(shù)的訪問時(shí)間差異很大,CPU和主存之間的速度差距在減小
最新試題
寫出X=10111101的補(bǔ)碼表示,正確結(jié)果為()。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。
存儲(chǔ)器堆棧需要設(shè)置一個(gè)專門的硬件寄存器,稱為(),而寄存器堆棧則沒有。
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個(gè)不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對(duì)于同一個(gè)數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號(hào)位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動(dòng)的數(shù)據(jù)稱為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱之為()。
將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.微指令地址B.控制存儲(chǔ)器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡(jiǎn)單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號(hào)被讀出后,還需經(jīng)過一個(gè)()送到被控制部件。(3)相對(duì)硬連線控制器,微程序控制器的設(shè)計(jì)與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。