A.尋址靈活
B.擴(kuò)大范圍
C.數(shù)據(jù)安全
D.執(zhí)行快
您可能感興趣的試卷
你可能感興趣的試題
A.MAR
B.PC
C.IR
D.PSW
A.處理寄存器
B.控制寄存器
C.接口寄存器
D.緩沖寄存器
A.組合邏輯型
B.存儲(chǔ)邏輯型
C.混合邏輯型
D.模糊邏輯型
A.指令周期
B.機(jī)器周期
C.存儲(chǔ)周期
D.時(shí)鐘周期
E.工作脈沖
A.一字節(jié)
B.二字節(jié)
C.三字節(jié)
D.四字節(jié)
最新試題
刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。
軟件堆棧在工作中()移動(dòng)。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒(méi)有外加電源供電,使得RAM成為了()。
計(jì)算機(jī)系統(tǒng)是可以分層的,在某級(jí)觀察者角度看到的機(jī)器被稱為(),只需要通過(guò)該級(jí)語(yǔ)言來(lái)了解和使用。
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來(lái)存儲(chǔ)信息的。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡(jiǎn)單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無(wú)法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來(lái)判斷。
()又稱字選法,所對(duì)應(yīng)的存儲(chǔ)器是字結(jié)構(gòu)的。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲(chǔ)矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲(chǔ)器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無(wú)論是動(dòng)態(tài)存儲(chǔ)器還是靜態(tài)存儲(chǔ)器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對(duì)另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲(chǔ)系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲(chǔ)器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級(jí)結(jié)構(gòu)存儲(chǔ)器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。