嵌入式系統(tǒng)中采用中斷方式實(shí)現(xiàn)輸入/輸出的主要原因是(1)。在中斷時(shí),CPU斷點(diǎn)信息一般保存到(2)中。
空白(1)處應(yīng)選擇()
A.速度最快
B.CPU不參與操作
C.實(shí)現(xiàn)起來(lái)比較容易
D.能對(duì)突發(fā)事件做出快速響應(yīng)
您可能感興趣的試卷
- 2009年計(jì)算機(jī)技術(shù)與軟件專(zhuān)業(yè)技術(shù)資格高級(jí)系統(tǒng)架構(gòu)設(shè)計(jì)師下半年上午試卷
- 2009年計(jì)算機(jī)技術(shù)與軟件專(zhuān)業(yè)技術(shù)資格高級(jí)系統(tǒng)架構(gòu)設(shè)計(jì)師下半年下午試卷
- 2010年計(jì)算機(jī)技術(shù)與軟件專(zhuān)業(yè)技術(shù)資格高級(jí)系統(tǒng)架構(gòu)設(shè)計(jì)師下半年上午試卷
- 2011年計(jì)算機(jī)技術(shù)與軟件專(zhuān)業(yè)技術(shù)資格高級(jí)系統(tǒng)架構(gòu)設(shè)計(jì)師下半年上午試卷
- 2012年計(jì)算機(jī)技術(shù)與軟件專(zhuān)業(yè)技術(shù)資格高級(jí)系統(tǒng)架構(gòu)設(shè)計(jì)師下半年上午試卷
- 2013年計(jì)算機(jī)技術(shù)與軟件專(zhuān)業(yè)技術(shù)資格高級(jí)系統(tǒng)架構(gòu)設(shè)計(jì)師下半年上午試卷
- 2014年計(jì)算機(jī)技術(shù)與軟件專(zhuān)業(yè)技術(shù)資格高級(jí)系統(tǒng)架構(gòu)設(shè)計(jì)師下半年上午試卷
你可能感興趣的試題
A.響應(yīng)時(shí)間越短,作業(yè)吞吐量越小
B.響應(yīng)時(shí)間越短,作業(yè)吞吐量越大
C.響應(yīng)時(shí)間越長(zhǎng),作業(yè)吞吐量越大
D.響應(yīng)時(shí)間不會(huì)影響作業(yè)吞吐量
A.擴(kuò)大主存的存儲(chǔ)容量
B.提高CPU對(duì)主存的訪問(wèn)效率
C.既擴(kuò)大主存容量又提高存取速度
D.提高外存儲(chǔ)器的速度
A.CPU訪問(wèn)內(nèi)存
B.CPU與I/O接口交換信息
C.CPU與PCI總線(xiàn)交換信息
D.I/O接口與打印機(jī)交換信息
A.10200
B.11000
C.11200
D.20200
A.6
B.8
C.12
D.24
最新試題
Cache用于存放主存數(shù)據(jù)的部分拷貝,主存單元地址與Cache單元地址之間的轉(zhuǎn)換工作由()完成。
計(jì)算機(jī)執(zhí)行程序時(shí),在一個(gè)指令周期的過(guò)程中,為了能夠從內(nèi)存中讀指令操作碼,首先是將()的內(nèi)容送到地址總線(xiàn)上。
內(nèi)存按字節(jié)編址,利用8K×4bit的存儲(chǔ)器芯片構(gòu)成84000H~8FFFFH的內(nèi)存,共需()片。
掛接在總線(xiàn)上的多個(gè)部件()
計(jì)算機(jī)系統(tǒng)中,在()的情況下一般應(yīng)采用異步傳輸方式。
系統(tǒng)間進(jìn)行異步串行通信時(shí),數(shù)據(jù)的串/并和并/串轉(zhuǎn)換一般是通過(guò)()現(xiàn)的。
()不屬于計(jì)算機(jī)控制器中的部件。
空白(2)處應(yīng)選擇()
在CPU與主存之間設(shè)置高速緩沖存儲(chǔ)器(Cache),其目的是為了()
()是指按內(nèi)容訪問(wèn)的存儲(chǔ)器。