A.晶體二極管
B.晶體三極管
C.MOS晶體管
D.晶體振蕩器
您可能感興趣的試卷
你可能感興趣的試題
A.接高于2V的電壓
B.接另一TTL電路的輸出高電平
C.接地
D.懸空
A.接地
B.接低于0.8V的電壓
C.接另一個TTL電路的輸出
D.懸空
A.放大區(qū)
B.飽和區(qū)
C.截止區(qū)
D.發(fā)射區(qū)
A.電源
B.負(fù)載
C.驅(qū)動電路
D.下拉電阻
A.飽和區(qū)
B.轉(zhuǎn)折區(qū)
C.線性區(qū)
D.截止區(qū)
最新試題
以下哪個編碼不能是二-十進(jìn)制譯碼器的輸入編碼()
兩個與非門構(gòu)成的基本RS觸發(fā)器,當(dāng)Q=1、Q=0時,兩個輸入信號R=1和S=1。觸發(fā)器的輸出Q會()。
判斷如下VHDL的操作是否正確,如不正確,請改正。字符a和b的數(shù)據(jù)類型是BIT,c是INTEGER,執(zhí)行c<=a+b。
27系列EPROM存儲的數(shù)據(jù)是()可擦除的。
如果把D觸發(fā)器的輸出Q反饋連接到輸入D,則輸出Q的脈沖波形的頻率為CP脈沖頻率f的()。
10-4線優(yōu)先編碼器允許同時輸入()路編碼信號。
如要將一個最大幅度為5.1V的模擬信號轉(zhuǎn)換為數(shù)字信號,要求輸入每變化20mV,輸出信號的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
TTL與非門輸出低電平的參數(shù)規(guī)范值是()
一個兩輸入端的門電路,當(dāng)輸入為10時,輸出不是1的門電路為()
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點是消除了()對轉(zhuǎn)換精度的影響。