單項選擇題FPGA比較適合用在以()的數(shù)字系統(tǒng)。
A.復(fù)雜
B.控制為主
C.時序為主
D.較簡單
您可能感興趣的試卷
你可能感興趣的試題
1.單項選擇題HDPLD比較適合用在以()的數(shù)字系統(tǒng)。
A.復(fù)雜
B.控制為主
C.時序為主
D.較簡單
2.單項選擇題以下可編程邏輯器件中,集成密度最高的是()。
A.PAL
B.GAL
C.HDPLD
D.FPGA
3.單項選擇題在系統(tǒng)可編是指:對位于()的可編程邏輯器件進(jìn)行編程。
A.用戶電路板
B.特制的電路板
C.編程器
D.專用編程器
4.單項選擇題高密度可編程邏輯器件通常集成規(guī)模大于()門。
A.100
B.1000
C.10000
D.10000
5.單項選擇題低密度可編程器件的代表是()。
A.PLA
B.PAL
C.GAL
D.E2PROM
最新試題
以下哪個編碼不能是二-十進(jìn)制譯碼器的輸入編碼()
題型:單項選擇題
一個16選一的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有()個。
題型:單項選擇題
利用2個74LS138和1個非門,可以擴(kuò)展得到1個()線譯碼器。
題型:單項選擇題
用1M×4的DRAM芯片通過()擴(kuò)展可以獲得4M×8的存儲器。
題型:單項選擇題
采用浮柵技術(shù)的EPROM中存儲的數(shù)據(jù)是()可擦除的。
題型:單項選擇題
若停電數(shù)分鐘后恢復(fù)供電,()中的信息能夠保持不變。
題型:單項選擇題
如要將一個最大幅度為5.1V的模擬信號轉(zhuǎn)換為數(shù)字信號,要求輸入每變化20mV,輸出信號的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
題型:單項選擇題
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點是消除了()對轉(zhuǎn)換精度的影響。
題型:單項選擇題
7系列EPROM存儲的數(shù)據(jù)是()可擦除的。
題型:單項選擇題
小容量RAM內(nèi)部存儲矩陣的字?jǐn)?shù)與外部地址線數(shù)n的關(guān)系一般為()
題型:單項選擇題