問答題

下圖所示是一集成運(yùn)放偏置電路的示意圖,已知 UCC=-6V,R5=85Ω,R4=68Ω,R3=1.7KΩ,設(shè)三極管的β足夠大,UBE=0.6V,試問T1、T2的靜態(tài)電流IC1,IC2為多大?


您可能感興趣的試卷

最新試題

?TTL或非門組成的邏輯電路如圖所示,當(dāng)輸入為以下哪種狀態(tài)時(shí)會(huì)出現(xiàn)冒險(xiǎn)現(xiàn)象?()

題型:單項(xiàng)選擇題

假設(shè)NEMOSFET已工作在飽和區(qū),若uDS繼續(xù)增大時(shí),溝道夾斷點(diǎn)向漏極移動(dòng)。

題型:判斷題

用作電壓放大器時(shí),CS放大器不合適的參數(shù)為()。?

題型:單項(xiàng)選擇題

?CS、CG和CD三種組態(tài)中,最適合做電壓放大器的還是CS放大器。

題型:判斷題

?某次電路實(shí)驗(yàn)中,一同學(xué)按如下電路圖連接電路,完成實(shí)驗(yàn)。其中D0,D1端為輸入端,S0與S1為輸出端。在實(shí)驗(yàn)過程中,該同學(xué)觀測到輸出端S0,S1端輸出電平分別為邏輯高電平,邏輯低電平。請問此刻電路輸入端D0,D1電平可能分別為()。

題型:單項(xiàng)選擇題

現(xiàn)在定義了一個(gè)1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個(gè)加數(shù),ci為來自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時(shí)定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進(jìn)行邏輯實(shí)現(xiàn)中的表達(dá)式正確的是()。

題型:單項(xiàng)選擇題

CG放大器具有較()的輸入電阻和較()的輸出電阻。?

題型:單項(xiàng)選擇題

?CS放大器中引入源極電阻RS,其作用有()。?

題型:多項(xiàng)選擇題

以下哪個(gè)MOS放大器組態(tài)結(jié)構(gòu)最適合用在電壓信號處理系統(tǒng)的最后一級??()

題型:單項(xiàng)選擇題

?在使用verilog描述一個(gè)二選一的數(shù)據(jù)選擇器時(shí),使用一條語句來進(jìn)行描述assign out1=(sel &b)∣(~sel &a),這條語句對應(yīng)的是()。

題型:單項(xiàng)選擇題