A.計算機軟件所要完成的功能
B.計算機硬件的全部組成
C.編程要用到的硬件組織
D.計算機各部件的硬件實現(xiàn)
您可能感興趣的試卷
你可能感興趣的試題
A.采用統(tǒng)一的高級語言
B.采用統(tǒng)一的匯編語言
C.模擬
D.仿真
A.匯編程序
B.編譯程序
C.硬件
D.微指令程序
A.程序計算器
B.主存地址寄存器
C.條件碼寄存器
D.指令寄存器
最新試題
按最優(yōu)調度策略連續(xù)輸入8個任務時,流水線的實際吞吐率是多少?
如果把一條指令的執(zhí)行過程分解為“取指令”、“分析”(包括譯碼和取操作數(shù)等)和“執(zhí)行”(包括運算和寫回結果等)三個階段,并采用三級流水線。仍然要采用指令取消技術,請修改上面的程序。
設計8位字長的寄存器—寄存器型指令3條,16位字長的寄存器一存儲器型變址尋址方式指令4條,變址范圍不小于正、負127。請設計指令格式,并給出指令各字段的長度和操作碼的編碼。
寫出流水線的初始沖突向量。
有一個16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
為了使存儲系統(tǒng)的訪問效率從0.5提高到0.94,塊的大小至少增加到幾個字?
假設在3000次訪存中,第一級Cache不命中110次,第二級Cache不命中55次。試問:在這種情況下,該Cache系統(tǒng)的局部不命中率和全局不命中率各是多少?
僅根據(jù)使用頻度,不考慮其它要求,設計出全Huffman操作碼,計算其平均碼長。
若Cache的4個塊號為C0、C1、C2和C3,列出程序執(zhí)行過程中的Cache塊地址流。
為了使存儲系統(tǒng)的訪問效率達到0.94,命中率和等效訪問周期應該提高到多少?