A.每個段都是獨立尋址的邏輯單元,用于存放程序和數(shù)據(jù)
B.每個段的最大限制為64KB
C.每一個邏輯段的段內(nèi)地址位數(shù)為16位
D.一個存儲單元除具有一個唯一的物理地址外,還具有唯一對應的邏輯地址
您可能感興趣的試卷
你可能感興趣的試題
A.1234H
B.3456H
C.5634H
D.3412H
A.0
B.1
C.8
D.16
A.管理8086與系統(tǒng)總線的接口
B.負責CPU對存儲器和外設進行訪問
C.負責指令的譯碼、執(zhí)行和數(shù)據(jù)的運算
D.負責存儲數(shù)據(jù)
A.OF
B.IF
C.AF
D.PF
A.BP與BX
B.IP與BP
C.IP與SP
D.CX與CS
最新試題
在8086系統(tǒng)中,一條指令最少以()個字節(jié)的代碼形式存在于存儲器的碼段中。
指令MOV [DI],[SI]是錯誤的,其錯誤的原因是存儲器到存儲器傳送。
下列各項可作為中斷源的是()。
現(xiàn)代PC機中多采用可編程中斷控制器(如8259A)來處理中斷優(yōu)先級問題。
中斷請求信號有邊沿請求和電平請求兩種。
接口電路按傳送數(shù)據(jù)的方式可分為:通用接口和專用接口。
8086系統(tǒng)采用存儲器分體結構,偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
DMA控制器的工作特點是:在傳輸數(shù)據(jù)時不用指令,通過硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號來實現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
8086CPU段基址來源于CS、DS、SS、ES、IP。