問答題對于多周期MIPS處理器,假定將訪問數(shù)據(jù)的過程分成兩個時鐘周期可使時鐘頻率從4.8GHz提高到5.6GHz,但會使得lw和sw指令增加時鐘周期數(shù)。已知基準程序CPUint 2000中各類指令的頻率為:Load:25%,Store:10%,Branch:11%,Jump:2%,ALU:52%。以基準程序CPUint 2000為標準計算時鐘頻率提高后處理器的性能提高了多少?若將取指令過程再分成兩個時鐘周期,則可進一步使時鐘頻率提高到6.4GHz,此時,時鐘頻率的提高是否也能帶來處理器性能的提高?為什么?
您可能感興趣的試卷
你可能感興趣的試題
最新試題
若Cache的4個塊號為C0、C1、C2和C3,列出程序執(zhí)行過程中的Cache塊地址流。
題型:問答題
若在程序執(zhí)行過程中,每從主存裝入一塊到Cache,平均要對這個塊訪問16次,計算在這種情況下的Cache命中率。
題型:問答題
寫出流水線的初始沖突向量。
題型:問答題
在有16個處理器的均勻洗牌網(wǎng)絡中,若要使第0號處理器與第15號處理器相連,需要經(jīng)過多少次均勻洗牌和交換置換。
題型:問答題
至少要分配給該程序多少個主存頁面才能獲得最高的命中率?
題型:問答題
設16個處理器編號分別為0,1,…,15,要用單級互連網(wǎng)絡,當互連函數(shù)分別為:(1)Cube3(Cube1)(5)Butterfly(Butterfly)(8)σ-1(9)β(1)(13)ρ(2)時,第13號處理器分別與哪一個處理器相連?
題型:問答題
如果把一條指令的執(zhí)行過程分解為“取指令”、“分析”(包括譯碼和取操作數(shù)等)和“執(zhí)行”(包括運算和寫回結果等)三個階段,并采用三級流水線。仍然要采用指令取消技術,請修改上面的程序。
題型:問答題
當存儲系統(tǒng)的訪問效率為0.5時,計算命中率和等效訪問周期。
題型:問答題
為了使存儲系統(tǒng)的訪問效率達到0.94,命中率和等效訪問周期應該提高到多少?
題型:問答題
若采用FIFO替換算法,計算Cache的塊命中率。
題型:問答題